【ITBEAR科技資訊】5月23日消息,今年3月,高效能計(jì)算機(jī)公司(Efficient Computer)在成功籌集了1600萬(wàn)美元(約等于1.16億元人民幣)的種子輪融資后,雄心勃勃地宣布計(jì)劃在一年內(nèi)構(gòu)建從編譯器到硅芯片的全新技術(shù)棧。
該公司致力于創(chuàng)造一種“通用的、后馮-諾依曼時(shí)代的處理器設(shè)計(jì),既易于編程,同時(shí)能效也極高”。這種新型處理器設(shè)計(jì)的目標(biāo),是徹底顛覆傳統(tǒng)的計(jì)算模式,引領(lǐng)計(jì)算機(jī)技術(shù)進(jìn)入一個(gè)新的時(shí)代。
據(jù)ITBEAR科技資訊了解,Efficient Computer的創(chuàng)始人兼首席執(zhí)行官布蘭登?露西亞(Brandon Lucia)近日對(duì)當(dāng)前的計(jì)算機(jī)效率表示了強(qiáng)烈的不滿。他指出,現(xiàn)今主流的“馮-諾依曼”處理器設(shè)計(jì)存在著巨大的能源浪費(fèi),實(shí)際上,這種設(shè)計(jì)在運(yùn)行過(guò)程中浪費(fèi)了高達(dá)99%的能源。這種低效性已經(jīng)深入到了其設(shè)計(jì)核心,因此需要從根本上重新思考計(jì)算機(jī)的設(shè)計(jì)方式。
Efficient Computer研發(fā)的處理器架構(gòu)與眾不同,它并不遵循馮-諾依曼設(shè)計(jì)的指令執(zhí)行方式。相反,該架構(gòu)通過(guò)“指令電路”形式來(lái)表達(dá)程序,揭示出指令間的交互性。這一獨(dú)特設(shè)計(jì)被稱為Fabric處理器架構(gòu),并已在Monza測(cè)試SoC上得到實(shí)現(xiàn)。
在近期接受歐洲eeNews的采訪時(shí),Lucia進(jìn)一步闡述了公司的技術(shù)路徑。他強(qiáng)調(diào),與主流芯片在本質(zhì)上有所區(qū)別的是,他們的架構(gòu)在卡內(nèi)基梅隆大學(xué)的研究基礎(chǔ)上,同時(shí)開(kāi)發(fā)出編譯器和軟件棧,設(shè)計(jì)時(shí)也充分考慮了通用性。這一設(shè)計(jì)摒棄了傳統(tǒng)的寄存器流和每個(gè)周期的指令取回需求,采用了一種高效的內(nèi)存結(jié)構(gòu)設(shè)計(jì)方式——磁貼的子集也作為內(nèi)存訪問(wèn)磁貼。
據(jù)悉,該芯片的初始性能達(dá)到了1.3至1.5TOPS/W,功耗控制在500mW至600mW之間。然而,這只是個(gè)開(kāi)始。Efficient Computer預(yù)計(jì)在2025年初,能夠在200MHz的頻率下實(shí)現(xiàn)100GOPS的性能,同時(shí)他們有信心在保持功耗不變的情況下,將性能提升10到100倍。這一目標(biāo)的實(shí)現(xiàn),無(wú)疑將為計(jì)算機(jī)行業(yè)帶來(lái)革命性的進(jìn)步。