博通公司近期揭曉了其創新性的3.5D XDSiP封裝平臺,該平臺專為高性能AI和HPC處理器設計,旨在滿足日益增長的算力需求。該平臺支持的芯片面積最大可達6000平方毫米,這一數字令人矚目。
為直觀展現這一面積,我們可以將其與NVIDIA即將推出的Blackwell架構旗艦芯片GB202進行對比。據悉,GB202的芯片面積為744平方毫米,而博通的3.5D XDSiP平臺所支持的芯片面積,相當于約八顆GB202芯片的總和。
在技術上,博通的3.5D XDSiP平臺融合了臺積電的CoWoS-L封裝技術,結合2.5D集成和3D封裝的優勢,從而得名3.5D。該平臺能夠將3D堆疊芯片、網絡與I/O芯粒以及HBM內存高度整合,形成系統級封裝(SiP)。其最大中介層面積可達4719平方毫米,相當于光罩面積的5.5倍,同時支持最多12顆HBM3或HBM4高帶寬內存芯片的封裝。
為了實現極致性能,博通提出了采用F2F(面對面)方法,通過混合銅鍵合(HCB)技術,將不同的計算芯粒堆疊在一起。這一方案的關鍵在于,使用無凸起HCB技術將上層和底層芯片直接堆疊,無需傳統的TSV硅通孔。
這一創新帶來了諸多好處:信號連接數量大幅提升約7倍,信號傳輸路徑縮短,互連功耗最多可降低90%,從而極大降低了延遲,同時提供了更高的堆疊靈活性。
博通計劃利用這一先進的封裝平臺,為Google、meta、OpenAI等科技巨頭設計定制化的AI/HPC處理器和ASIC芯片。同時,博通還將提供豐富的IP資源,包括HBM PHY、PCIe、GbE,甚至是全套芯粒方案和硅光子技術。這意味著客戶可以專注于設計其處理器的核心部分——處理單元架構,而無需擔心外圍IP和封裝問題。
據博通透露,首款基于3.5D XDSiP封裝平臺的產品預計將于2026年推出,這無疑將為AI和HPC領域帶來一場技術革命。