在Intel近日放出的Alder Lake開發人員指南上,他們公開了一些此前沒有公開的情報,包括大致的SKU以及指令集支持情況,因為Alder Lake是由Golden Cove(P-Core)和Gracemont(E-Core)兩種不同架構的核心所組成的,所以它與以往的處理器相比會有更多不同的核心組合。
桌面版的核心代號為Alder Lake-S,旗艦核心是有8個P-Core加8個E-Core組成,配備32組EU的核顯,而另一種核心則只有6個P-Core,核顯均是最多32組EU,根據此前的小道消息,Core i5-12600K及更高的型號都會用前面那種混合核心,而Core i5-12600及以下的型號都是用只有P-Core的核心。
移動版改變了以前用U與H的核心分類,統一叫Alder Lake-P,當然具體的處理器型號還是會分U和H的,與桌面版不同,移動版的Alder Lake-P全部都有E-Core,取代Tiger Lake-U的Alder Lake-P有2個P-Core和8個E-Core,而取代Tiger Lake-H的則最多有6個P-Core和8個E-Core,核顯則是最多96組EU。
根據Intel給出的示意圖,每個P-Core都是有自己的L2緩存,并且是直接與L3緩存相連的,而E-Core則是4個一組,共享一份L2緩存再與L3相連的,而且很有趣的是,他們對開發人員是把P-Core叫Core,而把E-Core叫Atom。
關于指令集方面,Golden Cove是支持AVX512的,但Gracemont不支持,所以目前Intel給出的解決方案就是當E-Core啟用時AVX512就會被禁用,而AVX512的開關是否給出就可由OEM廠商來決定。TSX指令集則是直接被禁用,其他的AVX-VNNI、vAES、vCLMUL和UMWAIT/TPAUSE則是可由ISA添加。
【來源:超能網】