【ITBEAR科技資訊】5月30日消息,臺(tái)積電在最近的2023技術(shù)研討會(huì)上發(fā)布了關(guān)于N3工藝節(jié)點(diǎn)的更多信息。在研討會(huì)上,臺(tái)積電展示了N3工藝的一些特點(diǎn),并提到了與N5工藝相比的SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)密度問(wèn)題。
SRAM作為處理器晶體管等成本的重要組成部分,其密度的改善對(duì)于芯片的性能和制造成本至關(guān)重要。然而,根據(jù)臺(tái)積電提供的信息顯示,N3工藝的SRAM密度與N5工藝基本相同。這一發(fā)現(xiàn)表明,在近年來(lái)芯片的微縮趨勢(shì)下,SRAM密度的改進(jìn)明顯慢于邏輯密度的提升,這將對(duì)未來(lái)更先進(jìn)的芯片工藝進(jìn)展帶來(lái)更大的挑戰(zhàn)。
最初,臺(tái)積電聲稱N3B工藝的SRAM密度比N5工藝高出20%,但根據(jù)最新信息顯示,實(shí)際的SRAM密度僅提升了5%。這意味著在沒(méi)有明顯密度改善的情況下,N3B工藝的制造成本可能會(huì)進(jìn)一步增加。
臺(tái)積電在技術(shù)研討會(huì)上強(qiáng)調(diào)了N3工藝的邏輯密度改進(jìn),但沒(méi)有取得與SRAM密度相同的突破。這一情況使得N3工藝在提高芯片性能和降低制造成本方面面臨更大的挑戰(zhàn)。未來(lái),臺(tái)積電需要進(jìn)一步研發(fā)和創(chuàng)新,以克服SRAM密度提升的難題,確保新一代芯片工藝的成功推出。
總的來(lái)說(shuō),盡管臺(tái)積電在N3工藝節(jié)點(diǎn)的邏輯密度上取得了一些進(jìn)展,但與此同時(shí),SRAM密度的改進(jìn)卻相對(duì)較小。這為芯片制造帶來(lái)了一定的困擾,臺(tái)積電需要在未來(lái)的研發(fā)中解決這一問(wèn)題,以確保其在先進(jìn)芯片工藝領(lǐng)域的競(jìng)爭(zhēng)力。